Gniazda FM2 jest gniazdo wykorzystywane przez AMD do połączenia procesorów APU do płyty i procesor Athlon X2 Athlon X4. Uruchomiono gniazdo FM227 września 2012 . Pierwsze płyty główne z nowym gniazdem FM2 pochodzą z chipsetu AMD A85X .
Gniazdo jest bardzo podobne do gniazda FM1, oparte na siatce 31 × 31 pinów ze środkową szczeliną 5 × 7, ale 3 piny są odcięte na każdym rogu i brakuje kilku kluczowych pinów. W porównaniu do Socket FM1, dwie szpilki zostały przeniesione, a jedna została usunięta, pozostawiając 904 szpilki .
znak | Brazos (niskie zużycie) |
Llano | Trójca | Richland | Kabini & Temash (niskie zużycie) |
Kaveri | Beema & Mullins (niskie zużycie) |
Carrizo | Carrizo-L (niskie zużycie) |
---|---|---|---|---|---|---|---|---|---|
Wyjście | Styczeń 2011 | Sierpień 2011 | Październik 2012 | 2013 | maj 2013 | Styczeń 2014 | II kwartał 2014 r | 2015 | 2015 |
Fab (nm) | TSMC 40 nm | GlobalFoundries 32 nmSOI | 28 | 28 | 28 | TBA | TBA | ||
Gniazdo APU | FT1 | FM1 FS1 |
FM2 FS1 + |
AM1 FT3 |
FM2 + FP3 |
FT3b | TBA | TBA | |
Rdzenie procesorów | Ryś amerykański | AMD 10 rano | Piledriver | Jaguar | Walec parowy | Puma | Koparka | Puma + [4] | |
Silnik 3D | 80: 8: 4 | 400: 20: 8 | 384: 24: 6 | 384: 24: 6 | 128: 8: 4 | 512: 32: 8 | 128: 8: 4 | TBA | TBA |
TeraScale 2 (VLIW5) | TeraScale 3 (VLIW4) | Core Graphics Next (płaszcz, HSA) | |||||||
IOMMUv1 | IOMMUv2 | IOMMUv1 [5] | TBA | TBA | |||||
Zunifikowany dekoder wideo | UVD 3 | UVD 4 | UVD 4.2 | TBA | TBA | ||||
Silnik kodeków wideo | Nie dotyczy | VCE 1.0 | VCE 2.0 | TBA | TBA | ||||
TrueAudio | Nie dotyczy | Tak [7] | Nie dotyczy [5] | TBA | TBA | ||||
Nr. Maks. ekrany 1 | 2 | 2-3 | 2-4 | 2 | 2-4 | 2 | TBA | TBA | |
DRM / Mesa 3Dpilote [8] [9] | Tak [8] | WiP [9] | WiP [10] |