Intel Itanium 2

Logo Itanium 2

Itanium 2 jest IA-64 architektury mikroprocesor . Jest następcą Itanium . Po raz pierwszy zaprezentowano8 lipca 2002, został opracowany wspólnie przez firmy Hewlett-Packard (HP) i Intel .

Architektura Itanium jest oparta na technologii EPIC (Explicitly Parallel Instruction Computing), uważanej za następcę RISC .

Do tej pory wszystkie procesory Itanium 2 mają wspólną hierarchię pamięci podręcznej . Mają 16 KiB pamięci podręcznej danych pierwszego poziomu (L1). Pamięć podręczna drugiego poziomu (L2), 256 KB , jest zunifikowana (zawiera instrukcje i dane). Ujednolicona jest również pamięć podręczna trzeciego poziomu (L3). Jego rozmiar waha się od 1,5 MiB do 9 MiB . W interesującym wyborze projektowym pamięć podręczna L2 zawiera wystarczającą logikę do wykonywania operacji semaforowych bez zakłócania głównego UAL .

Itanium 2 autobus , czasami określane jako skalowalność Port, jest bardzo często określane jako autobusie McKinley. Jest to magistrala o podwójnej szybkości transmisji danych (DDR) 200 MHz, która ma 128 bitów szerokości, czyli ponad trzykrotnie większą przepustowość niż magistrala Merced. W 2004 roku Intel wypuścił procesory z magistralami 266 MHz, zwiększając przepustowość do 8,5 Gb / s. W 2005 roku na rynku pojawiły się procesory o przepustowości 10,6 Gb / s z magistralami 333 MHz.

Przyszłość rodziny Itanium wydaje się leżeć w wielordzeniowych procesorach, jak widać z dostępnych informacji o przyszłych pokoleniach, takich jak Montecito (Itanium² 9000), Montvale (Itanium 9100) i Tukwila (są to tylko nazwy kodu wewnętrznego firmy Intel ostatecznie te produkty najprawdopodobniej będą również opatrzone marką Itanium ).

Systemy operacyjne działające na Itanium 2 to:

Link zewnętrzny