Xilinx, Inc. | |
kreacja | 1984 |
---|---|
Kluczowe daty |
1985 : Wprowadzenie do obrotu pierwszego FPGA 1990 : IPO |
Kluczowe dane | R. Freeman: współzałożyciel B. Vonderschmitt: współzałożyciel J. Barnett: współzałożyciel M. Gavrielov: CEO |
Forma prawna | Spółka akcyjna ( NASDAQ : XLNX ) |
Akcja | NASDAQ (XLNX) |
Hasło reklamowe | Firma programowalna logika |
Siedziba firmy | 2100 Logic Drive San Jose , Kalifornia Stany Zjednoczone |
Kierunek | Victor Peng (od 2018) |
Czynność | Półprzewodniki |
Produkty | Programowalne układy logiczne |
Efektywny | 4443 na koniec 2019 roku |
Stronie internetowej | (en) http://www.xilinx.com/ |
Kapitalizacja | 18,717 mln USD w 2020 roku |
Obrót handlowy | 3059 milionów dolarów w marcu 2019 roku |
Zysk netto | 890 mln USD w marcu 2019 r |
Xilinx (pełna nazwa Xilinx, Inc. ) to firma amerykańska z półprzewodników .
Wynalazca FPGA , Xilinx jest jedną z największych firm specjalizujących się w opracowywaniu i marketingu programowalnych komponentów logicznych oraz usługach powiązanych, takich jak elektroniczne oprogramowanie CAD, bloki własności intelektualnej wielokrotnego użytku i szkolenia.
Plik 27 października 2020 r, AMD ogłasza zamiar przejęcia Xilinx.
Firma Xilinx została założona w 1984 roku przez trzech byłych pracowników firmy Zilog : Rossa Freemana; Bernie Vonderschmitt i Jim Barnett, których biznesplan sprowadzał się do komercjalizacji komponentów elektronicznych w oparciu o nową wówczas koncepcję: logikę programowalną.
Firma, choć zlokalizowana w Dolinie Krzemowej , zdecydowała się nie inwestować we własną odlewnię, a wręcz przeciwnie, powierzyć etap produkcji swoich komponentów partnerom. Ten model operacyjny, zwany fabless , stał się od tego czasu szeroko zdemokratyzowany.
Firma wypuściła swój pierwszy produkt w 1985 roku , FPGA XC2064. Dwa lata później otworzyła biura sprzedaży w Europie i Japonii. W 1990 roku Xilinx był notowany na giełdzie NASDAQ , aw 2000 roku osiągnął sprzedaż przekraczającą miliard dolarów .
PrzejęciaPodczas swojego rozwoju Xilinx przejął różne firmy:
Od 2007 roku firma posiada centra i biura w 20 krajach.
Oferta handlowa Xilinx podzielona jest na kilka zakresów:
Ten typ FPGA jest przeznaczony do zastosowań o dużej wartości dodanej:
Ranking gamy Virtex w porządku chronologicznym:
Pierwsza generacja Virtex wprowadziła integrację dwuportowej pamięci DPRAM i pętli z blokadą opóźnienia ( DLL ) bezpośrednio w matrycy FPGA.
Kolejne generacje przyniosły, oprócz zwiększenia wydajności i przepustowości logiki, dedykowane mnożniki („zakodowane na stałe” w matrycy FPGA), następnie procesor PowerPC i wielogigabitowe transceivery szeregowe (umożliwiające bezpośrednią obsługę Gigabit Ethernet , a ostatnio PCI-Express oraz Serial ATA ). Dedykowane multiplikatory stały się wtedy pełnoprawnymi dedykowanymi blokami DSP.
Pełne imię i nazwisko | Wprowadzenie | Odniesienie | Proces produkcji | Wprowadzono nowe funkcje | Transceiverse | PowerPC | Uwagi |
---|---|---|---|---|---|---|---|
Virtex | 1998 | XCVxxxx- | 220 nm; 5 warstw; 2,5 V. | DLL i DPRAM | Nie | Nie | Model oparty na XC4000 |
Virtex-E | 1999 | XCVxxx0E- | 180 nm; 6 warstw; 1,8 V. | Wsparcie LVDS | Nie | Nie | |
Virtex-E EM | 2000 | XCV405E- i XCV812E- | 180 nm; 6 warstw; 1,8 V. | Ilość DPRAM rośnie | Nie | Nie | |
Virtex-II | 2001 | XC2Vxxxx- | 150 nm; 8 warstw; 1,5 V. | Mnożniki przewodowe | Nie | Nie | |
Virtex-II Pro | 2002 | XC2VPxxx- | 130 nm; 9 warstw; 1,5 V. | Nadajniki-odbiorniki; PowerPC | 3,125 Gbit / s | tak | |
Virtex-II Pro X | 2003 | XC2VPXxx- | 130 nm; 9 warstw; 1,5 V. | Transceivery 10 Gbit / s | 4,25+ Gbit / s | tak | Produkcja zatrzymana; Nadajniki-odbiorniki podatne na zmiany PVT |
Virtex-4 LX | 2004 | XC4VLXxxx- | 90 nm; 11 warstw; 1,2 V. | DSP blokuje przewody | Nie | Nie | Bardziej logiczne zasoby niż Virtex-4 SX |
Virtex-4 SX | 2004 | XC4VSXxx- | 90 nm; 11 warstw; 1,2 V. | Przewodowe bloki DSP | Nie | Nie | Więcej bloków DSP niż Virtex-4 LX |
Virtex-4 FX | 2004 | XC4VFXxx- | 90 nm; 11 warstw; 1,2 V. | Przewodowe bloki DSP | 6,125 Gbit / s | tak | Nadajniki-odbiorniki podatne na zmiany PVT |
Virtex-5 LX | 2006 | XC5VLXxxx- | 65 nm; 12 warstw; 1,0 V | 6 wejść LUT | Nie | Nie | Bardziej logiczne zasoby niż Virtex-5 SXT |
Virtex-5 LXT | 2007 | XC5VLXTxxx- | 65 nm; 12 warstw; 1,0 V | 6 wejść LUT | 3,125 Gbit / s | Nie | Bardziej logiczne zasoby niż Virtex-5 SXT |
Virtex-5 SXT | 2007 | XC5VSXTxxx- | 65 nm; 12 warstw; 1,0 V | 6 wejść LUT | 3,125 Gbit / s | Nie | Więcej bloków DSP niż Virtex-5 LX / LXT |
Virtex-5 FXT | 2008 | XC5VFXTxxx- | 65 nm; 12 warstw; 1,0 V | 6 wejść LUT i GTX | 6,5 Gbit / s | tak | Taki sam jak LXT i zawiera 2 rdzenie PowerPC440 |
Virtex-5 TXT | 2008 | XC5VTXTxxx- | 65 nm; 12 warstw; 1,0 V | 6 wejść LUT i GTX | 6,5 Gbit / s | tak | Oparty na wersji FXT z dwukrotnie większą liczbą transceiverów GTX |
Virtex-6 LX i LXT | 2009 | XC6VLXxxx XC6VLXxxxT | 40 nm | 6,5 Gbit / s (tylko LXT) | Nie | ||
Virtex-6 SXT | 2009 | XC6VSXxxxT | 40 nm | 6,5 Gbit / s | Nie | Zoptymalizowany pod kątem aplikacji wymagających przetwarzania sygnałów cyfrowych | |
Virtex-7 | 2010 | XC7VxxxT | 28 nm | 13,1 Gbit / s | |||
Virtex UltraScale | 20 nm | ||||||
Virtex UltraScale + | 16 nm |
Pełne imię i nazwisko | Wprowadzenie | Odniesienie | Proces produkcji | Uwagi |
---|---|---|---|---|
spartański | XCSxx- | 5 V | ||
Spartan-XL | 1998 | XCSxxXL- | 3,3 V. | |
Spartan-II | 2000 | XC2Sxxx- | 2,5 V. | |
Spartan-IIE | 2000 | XC2SxxxE- | 1,8 V. | Oparty na Virtex-E |
Spartan-3 | 2003 | XC3Sxxxx- | Oparty na Virtex-II | |
Spartan-3E | ||||
Spartan-3A | ||||
Spartan-3AN | Dane konfiguracyjne FPGA przechowywane w komponencie | |||
Spartan-6 | 02 Luty 2009 | XC6SLXxxx (T) - | 1,2 V , 45 nm, dziewięć warstw metalu | |
XA Spartan-6 | 02 marzec 2010 | XA6SLXxxx (T) - | 1,2 V , 45 nm, dziewięć warstw metalu | FPGA klasy samochodowej |
Spartan-6Q | 08 listopad 2010 | XQ6SLXxxx (T) - | 1,2 V , 45 nm, dziewięć warstw metalu | FPGA klasy obronnej |
Xilinx oferuje serie XC9500, złożone programowalne układy logiczne, wywodzące się z obwodów CoolRunner zakupionych od Philipps Semiconductors w 1999 roku .
Xilinx sprzedaje całą gamę narzędzi programistycznych do wykorzystywania jej składników.
Do 2012 roku projekt sprzętu był dostarczany w narzędziu Xilinx ISE , a zintegrowane środowisko programistyczne Xilinx EDK ukierunkowane było na rdzenie miękkie (microblaze) i rdzenie twarde (PowerPC lub ARM) zintegrowane z procesorami FPGA. Integracja dwóch podzbiorów, XPS do integracji IP i SDK do rozwoju programu osadzonego w języku C / C ++ dla tak utworzonego celu.
Od 2012 roku, komponenty zawierające coraz więcej komórek logicznych, Xilinx oferuje nowe narzędzie do rozwoju sprzętu: Vivado , obsługujące tylko komponenty od serii 7 wygrawerowanej w 28nm (2010). Od tego czasu narzędzia Xilinx coraz częściej są skierowane do inżynierów oprogramowania, dodając coraz bardziej dostosowane rozwiązania programistyczne.
Oto oferta oprogramowania w 2020 roku:
Xilinx jest wynalazcą FPGA, programowalnego SoC (w pełni programowalny system na chipie: logika, procesor i I / O), a teraz ACAP.